분류 전체보기85 국립중앙박물관 - 실감 오래간만에 전시회를 가게 되었는데 생각보다 콘텐츠가 좋아서 글을 올림 고등학교 때 이후로 국립중앙박물관을 가본적이 없는데 오래간만에 가보니 건물의 위압감에 우선 압도당함 오늘 본 건 실감이라는 디지털 영상 콘텐츠였는데 여태까지 본 미디어 파사드(?) 중에 제일 멋있었던 것 같다. 보고 있으면 뭔가 압도된다고 해야 되나? 우선 처음엔 아래와 같은 책장 같은 걸 꾸밀 수 있는 걸 꾸며놨었는데 이건 그냥 신기하네 정도였다 이 이후에 봤던 영상 몇 개 찍었는데 엄청 압도당했다 특히 의궤 재현한 건 정말 멋있었다. 스크린이 정말 길게 되어있어서 압도당했다 이 곳에선 금강산의 4계 절도 보여줬었는데 영상 보느라 따로 찍지는 못했다. 다른 곳에서는 고구려 무덤을 보여주는 콘텐츠가 있었는데 기획을 한 사람이 정말 잘했.. 2020. 10. 24. vim vundle Plugin 추천 linux를 사용하게 되면 vi editor를 쓰게되는데 이때 window에 있는 editor와는 다른 단축키들과 기능으로 많이 고생했던 기억이 있다. 단축키의 경우는 많이 사용하면서 익숙해지는 수 밖에 없는 것 같고, Plugin의 경우는 잘 사용하는 사람에게 추천 받거나 내가 찾아다니면서 유용하게 썼던 것들을 이번 포스팅에 정리하려고 한다. 1. Vundle 설치 및 setting Vundle은 Vim에서 plugin을 쉽게 다룰수 있게해주는 도구이며 git을 통해서 설치가 가능하다 위와 같이 명령어를 작성하면 설치가 진행이 된다. 이후에 .vimrc 파일을 열어 아래와 같이 작성하여 넣어준다 저장을 하고 :so %를 치면 다시 저장된 .vimrc로 reload를 하여 화면에 띄워준다 setting이.. 2020. 10. 21. 관성지연, 전달지연 인터넷에서 verilog code를 보다보면 아래와 같은 구문들이 가끔 눈에 보인다 wire #10 A; always @(posedge clk) B 2020. 10. 20. blocking vs non-blocking assignment(feat. race condition) RTL 설계를 하다 보면 내가 원하는 설계 block을 설계하는 일도 있지만, 해당 block을 구현하기 위해 testbench를 따로 구현해야 하는 일도 있다. 신입 때는 아무 생각 없이 선배들이 전달해준 testbench를 기반으로 수정하여 사용했지만, 시간이 지날수록 내가 설계를 직접 해야 하는 일이 생겼었다. 그래서 verilog로 설계하던 것을 최근에 systemverilog로도 해보고 하다 보니 blocking, non-blocking으로 인해 결과 값이 제대로 나오지 않는 문제들이 simulator마다 다르게 발생하는 것을 경험했다. 따라서 오늘은 이 부분에 대해 까먹지 않을수 있도록 정리를 해놓으려고 한다. ----------------------------------------------.. 2020. 10. 19. signed arithmetic verilog 하면서 제일 헷갈리는게 signed arithmetic 인거같다 매번 할 때 마다 나만의 부호 bit 체계로 하려다보니 설계할때 너무 비효율적이라 이번에 공부하면서 제대로 해볼려고 한다. 우선 참고한 자료는 첨부파일 있으니 참조 우선 signed 선언은 일반적으로 선언하는 것뒤에 signed 붙이면 그걸로 끝나는 것같다 reg → reg signed wire → wire signed 해당 파일에서는 3bit 기준으로 정리를 했는데 예제에 쓰인 data는 위와 같은 표를 가지고 있고 음수는 2의 보수취하면 되는 것으로 보임 그리고 일반적으로 3bit + 3bit하면 4bit이 되는 것이 당연한 규칙 만약에 손으로 연산할 경우를 고려한건지 아니면 실제 연산을 고.. 2020. 10. 16. Clock gating 우선 clock gating이란 F/F에 들어가는 Clock을 제어하는 방법이라고 볼 수 있는데 사용자가 해당 모듈을 사용하지 않을 경우에는 clock을 주지 않는 것이다. 이렇게 되면 F/F은 그냥 현재 값을 유지하는 상태가 될 것이고, 사용하지 않을때는 data가 뭐가 출력이되도 상관이 없다면 이로인해 power 측면에서 이득을 볼 수가 있게 되는 것이다. 그래서 구글링을 해서 찾아본 power에 관한 수식은 아래와 같고 이걸보면 static과 dynamic으로 나뉘는데 내가 일하고 있는 front-end에서는 dynamic 쪽을 RTL 설계 당시에 반영하여 줄일수 있는데 이를 또 구글링해서 찾아보면 이렇게 회로도로 간략하게 보이는데 F/F에 enable 조건만 잘 맞춰주면 clo.. 2020. 10. 14. 이전 1 ··· 11 12 13 14 15 다음